Современная электроника №8/2018
ПРОЕКТИРОВАНИЕ И МОДЕЛИРОВАНИЕ 89 WWW.SOEL.RU СОВРЕМЕННАЯ ЭЛЕКТРОНИКА ◆ № 8 2018 выглядят более реалистично за счёт отображения теней. Функция центри- рования автоматически меняет распо- ложение платы на экране при перегибе шлейфов. Представление компонентов теперь предлагает две дополнительные опции: показывать в первую очередь STEP-модель, а если её нет, то «услов- ный кубик»; или показывать преимуще- ственно «условный кубик», а если его нельзя отобразить, то STEP-модель. Так- же в релизе QIR6 добавлены следующие возможности редактора: ● команда «Отменить привязку STEP- моделей» для всех компонентов; ● возможность экспортировать STEP- модель печатной платы без подклю- чённых STEP-моделей компонентов; ● возможность обновлять компонен- ты, подгружая обновлённые STEP- модели. Улучшения в анализе высокоскоростных сигналов на базе Sigrity Уникальная возможность анализа и проверки целостности сигналов в Allegro, реализованная на базе систе- мы Sigrity, появилась в релизе 17.2 QIR4. Эта технология позволяет про- водить проверки SI/PI прямо в окне редактора печатной платы. Для зада- ния и проверки правил необходимые константы устанавливаются, как обыч- но, в менеджере ограничений. Система предоставляет пользователю настро- енный маршрут для детального ана- лиза топологии платы. В релизе QIR6 эта функция была усилена: появил- ся маршрут проектирования с ана- лизом перекрёстных помех и путей возвратного тока, а также новые про- двинутые электрические проверки (ERC – Electrical Rules Check). Данная функция доступна пользователям, име- ющим лицензию Sigrity SI Base. Ранее эта лицензия называлась Allegro SI XL или SigXplorer. Пользователи таких лицензий могут бесплатно перейти на Sigrity SI Base и в дальнейшем оплачи- вать только обновления. Новые маршруты анализа тополо- гии. В двух новых маршрутах анализа можно запускать моделирование или загружать для просмотра предыдущие результаты. Результаты анализа визуа- лизируются в виде таблицы с цветными столбцами и строками, а для выбран- ной строки можно просмотреть деталь- ную расшифровку результатов анализа. В графическом окне редактора Allegro PCB Editor пользователь видит подсве- ченные соответствующими цветами сигналы (см. рис. 8). Анализ перекрёстных помех (Crosstalk Analysis) . Возможность просмотреть перекрёстные помехи визуально с помо- щьюцветовой индикации прямо в окне редактора печатных плат Allegro – это ключ к значительному повышению качества проектов с точки зрения целостности сигналов на высокоско- ростных печатных платах. Разработчик сразу может увидеть степень взаимно- го влияния цепей-агрессоров и крити- ческих цепей и эффективно устранить проблемные места в трассировке. Для запуска анализа перекрёстных помех следует настроить модели ком- понентов и указать моделируемые цепи. Для назначения моделей можно исполь- зовать Analysis Model Manager (AMM) . Также можно напрямую подключать IBIS-модели, в том числе из стандарт- ной библиотеки Cadence Allegro. Затем нужно указать окно анализа GeoWindow и минимальную величину взаимодей- ствия (например, 1%) для исключения из рассмотрения несущественных наво- док. Можно использовать как вариант анализа «Все соседние сигналы вме- сте», так и «Каждый соседний сигнал отдельно». В анализе «Все соседи» ( All Neighbors ) наихудшая наводка опреде- ляется удержанием каждого сигнала- жертвы либо в высоком, либо в низ- ком состоянии при переключении агрессоров в верхнее и нижнее состо- яние. Анализ «Каждый сосед» ( Each Neighbor ) использует результаты анали- за All Neighbors для поиска наихудших агрессоров, основываясь на величине наводки в процентах, заданной пользо- вателем. Помимо табличного представ- ления результатов, они отображаются в виде сегментов трасс на экране редакто- ра с цветовой кодировкой цепей. Анализ путей возвратного тока (Return Path Analysis) . Наиболее частая проблема скоростных плат – это нару- шение целостности сигналов по при- чине некорректных возвратных путей по полигонам земли и питания. Это важно для таких скоростных цепей, как Ethernet, PCI-Express, USB и др. С целью обнаружения и просмотра сиг- налов, для которых высок риск данного нарушения, в Allegro используется ана- лиз путей возвратного тока. Для запуска анализа необходи- мо задать опорную цепь и требуе- мый набор сигнальных цепей Directed Group , которые соединяют компо- нент-источник и один или более ком- понент-приёмник. Результаты анали- за представляются в таблице Simulation Table (см. рис. 9), где показано вычис- ленное системой значение фактора качества возвратного пути для каждой указанной цепи. Анализ путей возвратного тока с помощью DRC-проверок . Обеспечить корректный путь возвратного тока можно с помощью аккуратной трасси- ровки цепей над земляными опорны- ми слоями. Однако при переходе сиг- нала со слоя на слой необходимо убе- диться, что и возвратный ток имеет возможность перейти со слоя на слой, не образуя слишком больших токовых петель. Это можно делать вручную, но для современных сложных плат такая проверка может занять много време- ни и не гарантирует стопроцентно- го результата. САПР OrCAD с опцией OrCAD Sigrity ERC позволяет автома- Рис. 8. Отображение результатов анализа перекрёстных помех в Allegro
RkJQdWJsaXNoZXIy MTQ4NjUy