СОВРЕМЕННАЯ ЭЛЕКТРОНИКА №5/2013

ПРОЕКТИРОВАНИЕ И МОДЕЛИРОВАНИЕ и управлять ими на слоях, выделен ных под размещение встроенных компонентов. С ОЗДАНИЕ АНАЛОГОВЫХ ВЧ И СВЧ ПЛАТ Пакет Allegro PCB Designer вместе с функцией проектирования аналого вых радиочастотных цепей Analog / RF Design предоставляет среду разработ ки для смешанных сигналов, – от соз дания схемы до планирования, с со хранением истории изменений. Это позволяет повысить производитель ность процесса проектирования ра диочастотных изделий, создавать, объ единять и дорабатывать аналоговые радиочастотные и микрополосковые схемы совместно с цифровыми и ана логовыми схемами в среде Allegro PCB Designer. Обладая развитыми возмож ностями планирования и мощными интерфейсами со средствами числен ного моделирования в радиочастот ном диапазоне, эта функция позволя ет начинать процесс проектирования радиочастотных схем из Allegro De sign Authoring, Allegro PCB Designer или Agilent ADS. П АРАЛЛЕЛЬНАЯ КОЛЛЕКТИВНАЯ РАЗРАБОТКА Для сокращения длительности цикла разработки всё чаще организуются ге ографически разнесённые коллекти вы разработчиков. Традиционно при меняемые при коллективной разра ботке процедуры ручной проверки и доводки очень длительны и связаны с риском внесения ошибок. Технология Allegro PCB Design Parti tioning реализует многопользователь скуюпараллельнуюметодологиюраз работки для ускорения процесса и уменьшения времени планирования. С её помощьюмножество разработчи ков могут работать одновременно, имея доступ к общей базе данных. Ру ководители проекта могут разделять процесс проектирования на ряд задач или областей, для которых будет про изводиться планирование и редакти рование, и поручать их нескольким членам коллектива. Разработки могут разделяться вертикально (секции) с программно задаваемыми границами или горизонтально (слои). В резуль тате каждый разработчик может ви деть все секции, процесс создания конструкции в целом и результаты ра ботыколлег. Это помогает значительно уменьшить длительность циклов раз работки и ускорить процесс проекти рования. Т ЕХНОЛОГИЯ АВТОМАТИЧЕСКОЙ ТРАССИРОВКИ ПЕЧАТНЫХ ПЛАТ Технологии трассировки печатных плат тесно связаны с редактором пе чатных плат PCB editor . Посредством интерфейса трассировщика PCB Router вся конструкторская информация и ограничивающие условия автомати чески поступают из PCB Editor . По окончании трассировки вся информа ция автоматически передаётся обрат но в PCB Editor . Возросшая сложность проектов, вы сокая плотность размещения компо нентов и наличие дополнительных ограничивающих условий для высо коскоростных схем затрудняют про цесс ручной трассировки. Для решения задач трассировки сложных соедине ний требуется мощная автоматизиро ванная технология. Надёжный и испы танный в производстве автоматичес кий трассировщик имеет режим пакетной трассировки с расширенным управлением стратегией трассировки и встроенными стратегиями трасси ровки. Автоматическая трассировка с учётом правил DFM Средство оптимизации для произ водства (DFM, Design For Manufactu ring ), входящее в трассировщик Alleg ro PCB Router , значительно уменьша ет объём брака при изготовлении плат. Его алгоритмы обеспечивают автоматическое разнесение провод ников с использованием всего имею щегося свободного места. Оптимиза ция повышает технологичность по средством перемещения проводников для дополнительного увеличения за зоров между проводниками и выво дами, между проводниками и кон тактными SMD площадками и вы свобождает место для проводящих полигонов. Пользователи могут кор ректировать допуски, установленные по умолчанию. Во время трассировки могут быть за даны свободные углы и контрольные точки. Алгоритмы DFM автоматически делают оптимальные отступы, начи ная с наибольших, и уменьшают их в доступных пределах. Средство созда ния контрольных точек автоматичес ки вставляет на плате тестовые пере ходные отверстия или контактные площадки. Контрольные точки в виде тестовых переходных отверстий мо гут располагаться как на верхней, так и на обратной стороне платы, что поз воляет использовать односторонние или двухсторонние тестеры. У разработчиков есть возможность выбора методологии вставки кон трольных точек, соответствующей их производственным требованиям. Кон трольные точкиможно зафиксировать для сохранения тестовой оснастки. Ограничивающие условия для кон трольных точек включают в себя фор му поверхности тестовых зондов, раз меры переходных отверстий, сеток и минимальные расстояния между цент рами отверстий. Управляемая ограничениями автоматическая трассировка для быстродействующих плат Высокоскоростные ограничиваю щие условия и алгоритмы трассировки используют дифференциальные пары, сетевое планирование, временны7 е па раметры сигналов, уровень перекрёст ных помех, трассировку набора слоёв и специальные требования к геомет рии, предъявляемые к современным высокоскоростным цепям. Алгоритмы автоматической трассировки аккурат но выполняют трассировку с исполь зованием переходных отверстий и вблизи них, а также автоматически поддерживают соответствие заданным временны7м или пространственным критериям. Автоматическое сетевое планирова ние применяется для уменьшения уровня шума в цепях, чувствительных к помехам. К различным областям пла ты можно применять свои правила проектирования, например, задавать правило максимально плотного раз мещения в области проводников и ме нее строгие правила на остальной час ти платы. З АКЛЮЧЕНИЕ Разработка современной электрони ки должна быть обеспечена адекват ными программными и аппаратными средствами проектирования. Пакет программ Allegro PCB Designer – это мощный инструмент в руках профес сионала, занимающегося разработкой быстродействующих устройств вы сокой сложности. Последнее обновле ние – Update Release № 2, вышедшее в марте этого года, содержит большое число новых инструментов, которые были упомянуты в данной статье. 65 WWW.SOEL.RU СОВРЕМЕННАЯ ЭЛЕКТРОНИКА ◆ № 5 2013

RkJQdWJsaXNoZXIy MTQ4NjUy