СОВРЕМЕННАЯ ЭЛЕКТРОНИКА №5/2013

В ВЕДЕНИЕ Развитие электроники определяется ростом производительности и функ циональности полупроводниковых технологий. Новые устройства стано вятся всё более сложными, и важными факторами их разработки являются конфигурации выводов компонентов, шаг между ними и плотность компо новки. Кроме того, новые устройства используют современные интерфей сы, в том числе DDR3, DDR4, PCI Ex press Gen3, USB 3.0 и другие, которые требуют новых типов внедрения в пе чатную плату. Всё это обуславливает постоянно растущий спрос на новые методы кор пусирования, увеличивающие плот ность межсоединений на печатной плате. Сегодня для решения этих слож ных задач инженерам необходимы современные технологии проекти рования систем на уровне печатных плат, которые будут отвечать техноло гическим и методологическим требо ваниям. П ЛАНИРОВАНИЕ СОЕДИНЕНИЙ И ТРАССИРОВКА Сложные печатные платы с большим количеством электрических и техно логических ограничений, высокой ПРОЕКТИРОВАНИЕ И МОДЕЛИРОВАНИЕ 62 WWW.SOEL.RU СОВРЕМЕННАЯ ЭЛЕКТРОНИКА ◆ № 5 2013 плотностью монтажа компонентов и множеством высокоскоростных сиг нальных шин данных требуют нового подхода к проектированию. Исполь зование традиционных и устаревших САПР, таких как P CAD, становится не допустимым, поскольку они не способ ны обеспечить готовность таких про ектов в кратчайшие сроки. На первый план выходят системы, которые актив но развиваются и отвечают современ ным реалиям электронной промыш ленности. Пакет программ Cadence Allegro PCB Designer, оснащённыйфункцией Inter connect Flow Planner , позволяет созда вать план соединений с последующим преобразованием в готовую трасси ровку. Данный механизм планирова ния и трассировки даёт возможность инженеру прокладывать большие мас сивы сигналов в виде специальных объектов – сигнальных жгутов, что позволяет значительно упростить про ектирование и снизить время на разра ботку (см. рис. 1). Инженер видит на экране не сотни и тысячи пересекающихся линий электрических связей, а план про кладки больших массивов этих свя зей. Такой подход в несколько раз по вышает эффективность работы, по скольку существует возможность про кладывать сигнальные жгуты между слоями, планировать размещение пе реходных отверстий, избегать пере сечения жгутов друг с другом, вести сигналы по кратчайшему пути и т.д. Для каждого жгута можно задать свой набор свойств, обеспечить его трас сировку с оптимальными временны7 ми задержками передаваемых сигна лов, копировать планы трассировки между разными проектами. Програм ма Allegro PCB Editor «подскажет» раз работчику наилучшие пути проклад ки жгутов, а затем с помощью уни кальных алгоритмов преобразует получившийся план в готовую топо логию. У СКОРЕНИЕ ПРОЕКТИРОВАНИЯ ВРЕМЯЗАВИСИМЫХ ЦЕПЕЙ Всё более широкое применение вы сокоскоростных цифровых интерфей сов, таких как DDR3, DDR4, PCI Express иUSB 3.0, накладывает целый ряд огра ничений, которые должны быть учте ны при проектировании печатной платы. Пакет Allegro PCB Designer с опцией High Speed помогает быстро и эффек тивно достичь соответствия требо ваниям современных интерфейсов. Данная функция расширяет набор контролируемых электрических огра ничений, с помощью которых ин женер может в кратчайшие сроки добиться наилучшей целостности сигналов и обеспечить их точные вре менны7 е характеристики. Также вмес те с функцией High Speed в пакете Al legro PCB Designer становятся доступ Рис. 1. Технология планирования соединений на плате Allegro Interconnect Flow Planner позволяет уменьшить число слоев и значительно сократить длительность цикла Обзор технологий проектирования печатных плат Cadence Allegro PCB Designer Анатолий Сергеев (Москва) При создании печатных плат для современной аппаратуры инженерам необходимы соответствующие технологии проектирования, которые будут отвечать технологическим и методологическим требованиям. Статья рассказывает о некоторых важнейших функциях пакета программ Cadence Allegro PCB Designer, которые позволяют ускорить процесс проектирования и повысить качество готовых изделий.

RkJQdWJsaXNoZXIy MTQ4NjUy